TTL和CMOS的输出端逻辑状态的区别?

网上有关“TTL和CMOS的输出端逻辑状态的区别?”话题很是火热 ,小编也是针对TTL和CMOS的输出端逻辑状态的区别?寻找了一些与之相关的一些信息进行分析,如果能碰巧解决你现在面临的问题,希望能够帮助到您。

(一)TTL高电平3.6~5V ,低电平0V~2.4V

CMOS电平Vcc可达到12V

CMOS电路输出高电平约为0.9Vcc ,而输出低电平约为

0.1Vcc 。

CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。

TTL电路不使用的输入端悬空为高电平

另外,CMOS集成电路电源电压可以在较大范围内变化 ,因而对电源的要求不像TTL集成电路那样严格。

用TTL电平他们就可以兼容

(二)TTL电平是5V,CMOS电平一般是12V 。

因为TTL电路电源电压是5V,CMOS电路电源电压一般是12V 。

5V的电平不能触发CMOS电路 ,12V的电平会损坏TTL电路,因此不能互相兼容匹配。

(三)TTL电平标准

输出 L: <0.8V ; H:>2.4V。

输入 L: <1.2V ; H:>2.0V

TTL器件输出低电平要小于0.8V,高电平要大于2.4V 。输入 ,低于1.2V就认为是0,高于2.0就认为是1。

CMOS电平:

输出 L: <0.1*Vcc ; H:>0.9*Vcc。

输入 L: <0.3*Vcc ; H:>0.7*Vcc.

一般单片机 、DSP、FPGA他们之间管教能否直接相连. 一般情况下,同电压的是可以的 ,不过最好是要好好查查技术手册上的VIL,VIH,VOL,VOH的值,看是否能够匹配(VOL要小于VIL,VOH要大于VIH ,是指一个连接当中的) 。有些在一般应用中没有问题 ,但是参数上就是有点不够匹配,在某些情况下可能就不够稳定,或者不同批次的器件就不能运行。

CMOS电路的功耗要比TTL电路低,CMOS电路怕静电

TTL和CMOS电平

TTL——Transistor-Transistor Logic

HTTL——High-speed TTL

LTTL——Low-power TTL

STTL——Schottky TTL

LSTTL——Low-power Schottky TTL

ASTTL——Advanced Schottky TTL

ALSTTL——Advanced Low-power Schottky TTL

FAST(F)——Fairchild Advanced schottky TTL

CMOS——Complementary metal-oxide-semiconductor

HC/HCT——High-speed CMOS Logic(HCT与TTL电平兼容)

AC/ACT——Advanced CMOS Logic(ACT与TTL电平兼容)(亦称ACL)

AHC/AHCT——Advanced High-speed CMOS Logic(AHCT与TTL电平兼容)

FCT——FACT扩展系列 ,与TTL电平兼容

FACT——Fairchild Advanced CMOS Technology

1,TTL电平:

输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V ,输出低电平 是0.2V 。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是 0.4V。

2 ,CMOS电平:

1逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限 。

3,电平转换电路:

因为TTL和COMS的高低电平的值不一样(ttl 5v<==>cmos 3.3v) ,所以互相连接时需要电平的转换:就是用两个电阻对电平分压,没有什么高深的东西。

4,OC门 ,即集电极开路门电路 ,OD门,即漏极开路门电路,必须外界上拉电阻和电源才能将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载 ,所以又叫做驱 动门电路 。

5,TTL和COMS电路比较:

1)TTL电路是电流控制器件,而coms电路是电压控制器件 。

2)TTL电路的速度快 ,传输延迟时间短(5-10ns),但是功耗大。

COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。

COMS电路本身的功耗与输入信号的脉冲频率有关 ,频率越高,芯片集越热,这是正常 现象 。

3)COMS电路的锁定效应:

COMS电路由于输入太大的电流 ,内部的电流急剧增大,除非切断电源,电流一直在增大 。这种效应就是锁定效应。当产生锁定效应时 ,COMS的内部电流能达到40mA以上 ,很容易 烧毁芯片 。

防御措施:

1)在输入端和输出端加钳位电路,使输入和输出不超过不超过规定电压。

2)芯片的电源输入端加去耦电路,防止VDD端出现瞬间的高压。

3)在VDD和外电源之间加线流电阻 ,即使有大的电流也不让它进去 。

4)当系统由几个电源分别供电时,开关要按下列顺序:开启时,先开启COMS电路得电 源 ,再开启输入信号和负载的电源;关闭时,先关闭输入信号和负载的电源,再关闭COMS 电路的电源。

6 ,COMS电路的使用注意事项

1)COMS电路时电压控制器件,它的输入总抗很大,对干扰信号的捕捉能力很强。所以 ,不用的管脚不要悬空,要接上拉电阻或者下拉电阻,给它一个恒定的电平 。

2)输入端接低内组的信号源时 ,要在输入端和信号源之间要串联限流电阻 ,使输入的电流限制在1mA之内。

3)当接长信号传输线时,在COMS电路端接匹配电阻。

4)当输入端接大电容时,应该在输入端和电容间接保护电阻 。电阻值为R=V0/1mA.V0是外界电容上的电压 。

5)COMS的输入电流超过1mA ,就有可能烧坏COMS。

7,TTL门电路中输入端负载特性(输入端带电阻特殊情况的处理):

1)悬空时相当于输入端接高电平。因为这时可以看作是输入端接一个无穷大的电阻 。

2)在门电路输入端串联10K电阻后再输入低电平,输入端出呈现的是高电平而不是低电平。因为由TTL门电路的输入端负载特性可知 ,只有在输入端接的串联电阻小于910欧时,它输入来的低电平信号才能被门电路识别出来,串联电阻再大的话输入端就一直呈现高电平。这个一定要注意 。COMS门电路就不用考虑这些了。

8 ,TTL电路有集电极开路OC门,MOS管也有和集电极对应的漏极开路的OD门,它的输出就叫做开漏输出。OC门在截止时有漏电流输出 ,那就是漏电流,为什么有漏电流呢?那是因为当三机管截止的时候,它的基极电流约等于0 ,但是并不是真正的为0 ,经过三极管的集电极的电流也就不是真正的0,而是约0 。而这个就是漏电流。开漏输出:OC门的输出就是开漏输出;OD 门的输出也是开漏输出。它可以吸收很大的电流,但是不能向外输出的电流 。所以 ,为了能输入和输出电流,它使用的时候要跟电源和上拉电阻一齐用。OD门一般作为输出缓冲/驱 动器、电平转换器以及满足吸收大负载电流的需要。

9,什么叫做图腾柱 ,它与开漏电路有什么区别?

TTL集成电路中,输出有接上拉三极管的输出叫做图腾柱输出,没有的叫做OC门 。因为TTL就是一个三级关 ,图腾柱也就是两个三级管推挽相连 。所以推挽就是图腾。一般图腾式输出,高电平400UA,低电平8MA

a图:51欧小于关门电阻 ,10K欧大于开门电阻,故输入端从上到下是0 、0 、1。输出Z=0

b图:与非门,三输入端为1、1、1 ,输出Z=0

c图:这是两个集电极开路与非门(OC门)相“线与 ” ,显然输出Z=0

d图:这是三态输出门,由于EN是低电平开通,所以图中三态门不能开通 ,输出Z不为0也不为1,是高阻状态 。

关于“TTL和CMOS的输出端逻辑状态的区别?”这个话题的介绍,今天小编就给大家分享完了 ,如果对你有所帮助请保持对本站的关注!

(7)

猜你喜欢

发表回复

本站作者才能评论

评论列表(3条)

  • 零毓琳的头像
    零毓琳 2025年08月22日

    我是乐信号的签约作者“零毓琳”

  • 零毓琳
    零毓琳 2025年08月22日

    本文概览:网上有关“TTL和CMOS的输出端逻辑状态的区别?”话题很是火热,小编也是针对TTL和CMOS的输出端逻辑状态的区别?寻找了一些与之相关的一些信息进行分析,如果能碰巧解决你现在...

  • 零毓琳
    用户082201 2025年08月22日

    文章不错《TTL和CMOS的输出端逻辑状态的区别?》内容很有帮助

联系我们:

邮件:乐信号@gmail.com

工作时间:周一至周五,9:30-17:30,节假日休息

关注微信